احصل على الركود ايجابية باستخدام تصميم مترجم

T

tony_taoyh

Guest
مرحبا ،

نهارك سعيد.

لتوليف باستخدام التصميم البرمجي ، هل هناك أي خيار
السماح للحصول على التوليف الركود إيجابية؟

على سبيل المثال ، أنا أريد أن يكون أسوأ ركود 0.15 نانوثانية ،
كيفية الحصول عليها؟

يرجى عدم استخدام "set_clock_uncertainty الأمر".

شكرا جزيلا.

 
يمكنك إنشاء مدار الساعة مع انها 0.15ns فترة أقل من الفترة الفعلية.

 
هذا هو نفس set_clock_ncertainty.

في نطاق ، هناك خيار واحد :
0.15 - do_optimization الركود.

do_optimization = الأمثل في العاصمة.شكرا.

 
set_critical_range 0.15 سيجعل البرمجي لمسارات cosider الركود الذي هو أقل من 0.15
والمسار الحرج
، وبذل مزيد من التحسين.

 

Welcome to EDABoard.com

Sponsor

Back
Top