الحد الأقصى للتردد وSpartan3

B

borntofight22

Guest
مرحبا!

أنا جديدة على FPGAs.لدي هذا المنتدى :
http://www.xilinx.com/products/devkits/HW-SPAR3E-SK-US-G.htm
شخص يعرف ما تردد الأقصى قد تقبل (المتقشف) واحدة من طرف :
رمز :# ==== 6 - رأس دبوس J1 ====

# هذه الاتصالات أربعة يتم تقاسمها مع الرابط FX2

# شبكة "J1 <0>" الكونغرس = "B4" | IOSTANDARD = LVTTL ؛

# شبكة "J1 <1>" الكونغرس = "A4" | IOSTANDARD = LVTTL ؛

# شبكة "J1 <2>" الكونغرس = "D5" | IOSTANDARD = LVTTL ؛

# شبكة "J1 <3>" الكونغرس = "C5" | IOSTANDARD = LVTTL ؛

# ==== 6 - رأس دبوس J2 ====

# هذه الاتصالات أربعة يتم تقاسمها مع الرابط FX2

# شبكة "J2 <0>" الكونغرس = "A6" | IOSTANDARD = LVTTL ؛

# شبكة "J2 <1>" الكونغرس = "B6" | IOSTANDARD = LVTTL ؛

# شبكة "J2 <2>" الكونغرس = "E7" | IOSTANDARD = LVTTL ؛

# شبكة "J2 <3>" الكونغرس = "F7" | IOSTANDARD = LVTTL ؛

 
رأيت في ورقة البيانات من spartan3 ، أن TIOPICK هو أصغر قليلا من 2NS.حتى إشارات فوق هذا التردد ربما لن ننشرها من خلال الإدخال / الإخراج لبنة في الصفيف المنطق.
وهذا يعني أن (نظريا) كحد أقصى 500MHz يمكن استخدامها (دون الأخذ في توجيه مزيد من التأخير ، التأخير المنطق ،... بعين الاعتبار).

وتبديد الطاقة من إف بي جي إيه هي التي تحدد وتيرة ساعة والمتأرجح على تبديل (وهكذا أيضا بقية المنطق الداخلي).ومدخلات قليلة تبديل في 120Mc لن ضربة المكون.

ستيفان

 

Welcome to EDABoard.com

Sponsor

Back
Top