الطريقة الصحيحة للحصول على رأي المستخرجة في ic5033

D

dragonwell

Guest
مرحبا ،

أريد أن يخلق 3 مدخلات زائفة ولا البوابة باستخدام عينة gpdk تحرر ، من أجل الحصول على دقيقة الحجم ، وأوجه التصميم نفسي ، ولكن استخراجه في سلسلة nmos ، ينبغي أن تكون في وقت واحد.إلى جانب أوجه الترنزستورات الفرد ، وكيف يمكنني الحصول على السياق الصحيح؟

THX!

أرصفة
عذرا ، لكنك في حاجة إلى تسجيل الدخول لمشاهدة هذه الضميمة

 
مرحبا dragonwell

كما أعرف ، 3 المدخلات زائفة ولا يكون بوابة 3 PMOS على الأقل ، لماذا واحدة فقط... لانني لا EDA أدوات الكمبيوتر في بلدي ، ولذا فإنني أوجه الطلاء في منصة واحدة لك :)flyankh
عذرا ، لكنك في حاجة إلى تسجيل الدخول لمشاهدة هذه الضميمة

 
شكرا ، Flyankh ،

حسنا ، أنا التعلم من نص الكتاب أن الزائفة أشهر واحدة فقط pmos نشطة تحميل التكوين بحيث يمكن أقل تعقيدا.& الترنزستورات.كما أفهم ، إذا كان استخدام 3 pmos & 3 nmos التي ستشكل مدخلا لمدة 3 أو المكمل البوابة.

من جانب الطريق ، لا أستطيع العثور على الملحق؟

thx!

 
مرحبا dragonwell

أشعر بأن ما تتمتعون به من بوابة زائفة ولا بعض الأخطاء ---
فإن PMOS دائما على تحويل ، وذلك ناتج high.The دائما البوابة لا يمكن إلا أن ارتفاع الناتج إشارة مدخلا مهما is.I الساعة الخلط....

flyankh

 
مرحبا flyankh ،

نعم ، دائما pmos على ذلك يتبين أن الناتج يعتمد على مدخلات nmos ، eithe مدخل واحد "1" وسيكون الناتج "0" ، هي فقط لجميع مدخلات "0" سيكون الناتج "1"

 
مرحبا dragonwell

أفهم الدوائر الخاصة بك الآن :)
ولكنني أريد أن أعرف كيف يمكن أن تجد في سلسلة NMOS؟ LVS؟ والذي تستخدمه وسائل للتحقق من ذلك؟ ربما هناك خطأ في استخدامه ،
لا يسعني comfirm الخاص بك NMOS بنسبة 100 ٪ في موازاة :)

من جانب الطريق ، ويمكنك بعد انتهاء الخاصة بك دون أن تصميم الدوائر؟ سوف يبدو أكثر نظافة

flyankh

 
مرحبا flyankh ،

نعم ، لقد ارتكبت خطأ على الشباك ، فقد مرت LVS ناجحة.بفضل دوق!

 

Welcome to EDABoard.com

Sponsor

Back
Top