كيفية إجراء FPGA مجموعة من الصفر

J

jigjack

Guest
أريد أن تخلق مجموعة من بلدي لFPGA البرمجة.

الدردشة على دراية xilinx مدير المشروع ، ونموذج سيم يوناردو الطيف...

الآن ، خطة لط الثاني fpga المتقشف ، ومضة حفلة موسيقية ، Alevel شيفتر لوقت إبقاء الاتصال مع المنطق ، وبعض جيم الجهد المنظم لتوريد 3.3 ، 2.5 و 5 والخامس لمجلس بلدي.

أسئلتي ص....
وقد قدم كل من المجلس في وقت سابق من هذا القبيل؟
ماذا سيكون الثمن؟(الدردشة من بوني ، الهند)
كيف يمكن ربط جهاز الكمبيوتر لمجلس الإدارة؟
اذا كان اي شخص يمكن ان يساعدني figurre خارج قائمة الأسعار التي XILINx FPGA بكالوريوس gr8 المساعدة.

الرجاء المساعدة.
thankx مسبقا

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="ابتسامة" border="0" />- jigar

 
سلام

هنا رخيصة إسبارطي - 3 كيت التطوير ، وسأقوم قريبا من أجل مجلس بلدي

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="ابتسامة" border="0" />http://www.xilinx.com/products/spartan3/s3boards.htm<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="ابتسامة" border="0" />

أبو الهول

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="ابتسامة" border="0" />
 
يمكنك الحصول على لوحات جيدة eval في 99 $ (لا يشترون أي شيء أقل هذا ، وإن كان...).

تصميم بنفسك سيكلف مجلس لك FPGA ، فلاش حفلة موسيقية (التي ليست رخيصة كما سو) ، وثنائي الفينيل متعدد الكلور وغيرها من العناصر.بالاضافة الى وجود لتصميم ، وإذا كانت تتخبط ستعمل أول مرة...

رغم ذلك ، هناك أوقات عند تصميم مجلس العرف ويمكن استخدامها.على سبيل المثال ، عندما كنت اختبر eval التصميم على متنها ، وربما كنت قد أضافت بعض عناصر إلى المجلس ، وبعض عناصر مجلس كنت لا تستخدم.إذا كنت ترغب في جعل تصميم مخصص لهذا المشروع بالتحديد ، ومن ثم ، مما جعل مجلس بنفسك تكون حميدة.تذكر أن عليك بعض الخبرة حام سطح جبل الرقائق.

لتبدأ على الرغم من انه من الأسهل الحصول على اعتماد من قبل المجلس.

 
مرحبا ،

لقد خلقت مثل هذا المجلس.

اليك بعض النصائح :

1 / متنها 4 جعل الطبقات.منذ FPGA هو حساسية للضوضاء.(الطبقات العليا والسفلى للاشارات 1 GND ، 1 Vcc)

2 / اختلاق مثل هذا المجلس لا ينبغي أن يكلفك أكثر من القراءة والكتابة والحساب.3،000 -- 4،000) وأنا من إسلام أباد ، باكستان (واسمحوا لي أن أعرف فداحة تكاليف كنت هناك

3 / يمكنك وضع بسيطة جمهورية صربسكا - 232 وجهاز الإرسال والتفاعل مع FPGA على متنها.أحب MAX3243 طريقة لUART وMAX3221 لSIO طريقة.

4 / إسبارطي FPGA رخيصة ،
يمكنك فعلا الحصول على واحدة جيدة (50،000 بوابات أو نحو ذلك) في أقل من 75 دولارا.تمنيات ،
هنتر

 
وأعرف من الذي يوفر Olimex واحد واثنين من طبقات على موقعهم.ومع ذلك ، يمكن إضافة خيارات إذا كنت تطلب من الشخص المسؤول.ربما انهم لا 4 طبقات اضافية لبعض باكز.

على أية حال ، عندما أفعل أشياء ثنائي الفينيل متعدد الكلور ، وأحصل على bords منها.عليك فقط جربر الملفات...

لديهم الكثير من السمات الموحدة ، ورخيصة جدا (مقارنة أسعار الأمريكتين).

وتشمل الميزات القياسية

-- Sinkscreen على جانب واحد (1 و 2
من جانب و)
-- Soldermask (الطلاء الأخضر) على كل الاطراف (1 منحازة ل1 ، 2 لجانب و2)
-- ثقوب لطلى جانب و2
-- Panelizing متعددة ويسمح التصميم (ديك العرف متن حجم ثابت في العاشر لكل نعم ، إذا كان لديك desing التي تستخدم سوى 1 في الثالثة ،
يمكنك نسخه 3 مرات ، أو استخدام 2 ، 3 ،... ، desings مختلفة لملء أن مجلس إدارة المنطقة)
-- كل desings الأفرقة أو قطع.خسائر في مناطق (distence من مكان لخفض آثار تنتهي) ضعيفة للغاية ، في ترتيب بعض millimiters.
-- لا الإعداد تكلفة إضافية على طلب لنفس التصميم في المستقبل لكم إنقاذ شيء من هذا القبيل 20 ٪.
-- آخر مرة راجعت
و 21
دولارا لل1
من جانب ،
و 26
من جانب ل2 ، بما في ذلك جميع ما اشار أعلاه.

الآن ، في محاولة للعثور على هذا في الولايات المتحدة الأمريكية / كندا!

وهي السفينة بسهولة في أي مكان في العالم ، وح ق & التكلفة النسب أيضا.قدمت لوحات سريعة للغاية (3 ~ 5 ايام عمل اذا اثار / مساحات أكبر أو تساوي 10 mils ، 0.254 مم).علما بأن بعض من خيرة TSSOP هي 0.250mm ، ولكنها طلبت من هذه المسألة ، وهناك شخص وقال لي ان استخدام 0.250mm يمكن استخدام مرت عملية منتظمة.

ما هو لطيف جدا إذا كنت يتجاوز في شيء ما ، مثل الحد الأقصى لعدد من الثغرات في كل مجلس ، وعدم الحفر القياسية الحجم ،... ، كنت مسؤولا عن مجرد الحد الأدنى من إضافات.

إذا كنت تصميم لهم بعملية متنها ، وأقترح أن تقرأ على موقع مجلس تنسيق قواعد الصفحة.ثنائي الفينيل متعدد الكلور في معظم البرامج ، وانها مجرد مسألة تحديد قواعد المجلس.عن الشيء الوحيد حقا لمشاهدة هي silkscreen (النص والرسم) واثار العرض ، والتي تحتاج إلى> أو = 10 mils.مجلس تنسيق البرامج لديها العديد من المكتبات التي تستخدم 8 mils silkscreen اثار.رغم ذلك ، على سبيل المثال ، في ProtelDXP
، لديكم بعد عملية يمكن ان تعمل مع جربر الملفات
، ويمكنك إعادة تحديد silkscreen اثار العرض.وربما غيرها من الأدوات أو جربر المحررين.

كبيرة بوي

 
التحقق من هذا :

http://people.ee.ethz.ch/ ~ nobssa / projects.shtml

وصف حسن كامل التخطيطي.

أس العاشر.

 
لdebbug فإن FPGA ، فإنه من الأفضل استخدام الكابل الثالث موازية لبرنامج FPGA مباشرة ، لتفادي استخدام المسلسل eeprom خلال مرحلة تطوير ب.

الخطط الموازية الكابلات ويمكن الاطلاع على موقع Xilinx.

 
لقد صممت على متن المختلف 2 ضعف طبقة متنها.
وكان في اسفل شبكة الطاقة الكهربائية في إطار جيم ،
خطوط تغذية لهذا صلة من الخط القطري ،
وكانت هناك طائرة بأكملها gnd الوصلات.

وكانت اشارات routet على الطبقة العليا.

وكان تدفق : الطاقة => الاشارات => برمجة الاشارات

وكان الدليل على جميع المسارات

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="ابتسامة" border="0" />
 
مرحبا!
إذا كنت من ص بيون
، ثم يمكنك الحصول على فكرة عن التكاليف FPGA راجيف إلكترونيات ، بوني

 
مرحبا jigjack ،

أود أيضا أن ما من بيون.ذات مرة أردت أيضا أن أجد مجموعة ولكن تكاليف باهظة على الدوام.صنع طقم بنفسك سيجعلك rpoorer به atleast 60000 -- 70000.شراء أحد أرخص.

بانكاج

 
مفتوح المصدر
، والتكلفة المنخفضة مجلس التصميم ويمكن الاطلاع على opencores :
http://www.opencores.org/projects.cgi/web/mfpga/overview

 

Welcome to EDABoard.com

Sponsor

Back
Top