B
billjoe
Guest
ما اريده العودة حورشملا المحاكاة باستخدام نموذج محاكاة Xiline işe
أولا أريد أن كل مجمع الخامس في ~ / unisims / ت *.
ولكن بعض الخامس الملف لا يمكن تجميعها
بحكم استخدام ncverilog تجميع RAMR16_S2_S36.v
خطأ :
ncvlog : 05.00 - P001 : (ج) حقوق الطبع والنشر 1995-2003 تصميم نظم الإيقاع
شركةالفنزويلية [addra_int [12:4]] [addra_int [3:0] * 2 : 2] <= 2'bx ؛
|
ncvlog : * هاء ، MISEXX (جيم : / NCSIM/unisims/RAMB16_S2_S36.v ، 1671 | 25) : توقع '=' أو '<=' تسجيل الدخول احالة [9.2 (IEEE)].
الفنزويلية [addra_int [12:4]] [addra_int [3:0] * 2 : 2] <= 2'bx ؛
|
ncvlog : * هاء ، MISEXX (جيم : / NCSIM/unisims/RAMB16_S2_S36.v ، 1671 | 41) : توقع '=' أو '<=' تسجيل الدخول احالة [9.2 (IEEE)].
الفنزويلية [addra_reg [12:4]] [addra_reg [3:0] * 2 : 2] <= 2'bx ؛
|
ncvlog : * هاء ، MISEXX (جيم : / NCSIM/unisims/RAMB16_S2_S36.v ، 1679 | 25) : توقع '=' أو '<=' تسجيل الدخول احالة [9.2 (IEEE)].
الفنزويلية [addra_reg [12:4]] [addra_reg [3:0] * 2 : 2] <= 2'bx ؛
|
ncvlog : * هاء ، MISEXX (جيم : / NCSIM/unisims/RAMB16_S2_S36.v ، 1679 | 41) : توقع '=' أو '<=' تسجيل الدخول احالة [9.2 (IEEE)].
الفنزويلية [addra_int [12:4]] [addra_int [3:0] * 2 : 2] <= 2'bx ؛
|
ncvlog : * هاء ، MISEXX (جيم : / NCSIM/unisims/RAMB16_S2_S36.v ، 1686 | 25) : توقع '=' أو '<=' تسجيل الدخول احالة [9.2 (IEEE)].
الفنزويلية [addra_int [12:4]] [addra_int [3:0] * 2 : 2] <= 2'bx ؛
|
ncvlog : * هاء ، MISEXX (جيم : / NCSIM/unisims/RAMB16_S2_S36.v ، 1686 | 41) : توقع '=' أو '<=' تسجيل الدخول احالة [9.2 (IEEE)].
doa_out <= # 100 الفنزويلية [addra_int [12:4]] [addra_int [3:0] * 2 : 2] ؛
|
ncvlog : * هاء ، EXPSMC (جيم : / NCSIM/unisims/RAMB16_S2_S36.v ، 1774 | 39) : توقع الفاصلة المنقوطة ('؛')[9.2.2 (IEEE)].
doa_out <= # 100 الفنزويلية [addra_int [12:4]] [addra_int [3:0] * 2 : 2] ؛
|
ncvlog : * هاء ، MISEXX (جيم : / NCSIM/unisims/RAMB16_S2_S36.v ، 1774 | 55) : توقع '=' أو '<=' تسجيل الدخول احالة [9.2 (IEEE)].
doa_out <= # 100 الفنزويلية [addra_int [12:4]] [addra_int [3:0] * 2 : 2] ؛
|
ncvlog : * هاء ، EXPSMC (جيم : / NCSIM/unisims/RAMB16_S2_S36.v ، 1780 | 42) : توقع الفاصلة المنقوطة ('؛')[9.2.2 (IEEE)].
doa_out <= # 100 الفنزويلية [addra_int [12:4]] [addra_int [3:0] * 2 : 2] ؛
|
ncvlog : * هاء ، MISEXX (جيم : / NCSIM/unisims/RAMB16_S2_S36.v ، 1780 | 5
<img src="http://www.edaboard.com/images/smiles/icon_cool.gif" alt="هادئ" border="0" />
: توقع '=' أو '<=' تسجيل الدخول احالة [9.2 (IEEE)].
الفنزويلية [addra_int [12:4]] [addra_int [3:0] * 2 : 2] <= dia_int ؛
|
ncvlog : * هاء ، MISEXX (جيم : / NCSIM/unisims/RAMB16_S2_S36.v ، 1787 | 22) : توقع '=' أو '<=' تسجيل الدخول احالة [9.2 (IEEE)].
الفنزويلية [addra_int [12:4]] [addra_int [3:0] * 2 : 2] <= dia_int ؛
|
ncvlog : * هاء ، MISEXX (جيم : / NCSIM/unisims/RAMB16_S2_S36.v ، 1787 | 3
<img src="http://www.edaboard.com/images/smiles/icon_cool.gif" alt="هادئ" border="0" />
: توقع '=' أو '<=' تسجيل الدخول احالة [9.2 (IEEE)].
ncvlog : استخدام الذاكرة -- 2.7M البيانات
ncvlog : استخدام وحدة المعالجة المركزية -- 0.0s 0.0s النظام المستخدم = 0.0s مجموع (0.5s ، 8.8 ٪ المعالج)
س 1.كيفية تجميع Xilinx ~ / unisim / *. ت ~ Xilinx / simprim / *. ت ~ Xilinx / CoreGen / ت *.
Q2.كيفية استخدام نموذج المحاكاة (Xilinx işe يولد) لمحاكاة (يريدون استخدام ncverilog / vcs لتوليد. fsdb)؟
Q3.هل هناك أي tutortial حول كيفية التحقق من صحة işe netlist (استخدام işe netlist قبل القيام سيم في nvverilog)؟
أولا أريد أن كل مجمع الخامس في ~ / unisims / ت *.
ولكن بعض الخامس الملف لا يمكن تجميعها
بحكم استخدام ncverilog تجميع RAMR16_S2_S36.v
خطأ :
ncvlog : 05.00 - P001 : (ج) حقوق الطبع والنشر 1995-2003 تصميم نظم الإيقاع
شركةالفنزويلية [addra_int [12:4]] [addra_int [3:0] * 2 : 2] <= 2'bx ؛
|
ncvlog : * هاء ، MISEXX (جيم : / NCSIM/unisims/RAMB16_S2_S36.v ، 1671 | 25) : توقع '=' أو '<=' تسجيل الدخول احالة [9.2 (IEEE)].
الفنزويلية [addra_int [12:4]] [addra_int [3:0] * 2 : 2] <= 2'bx ؛
|
ncvlog : * هاء ، MISEXX (جيم : / NCSIM/unisims/RAMB16_S2_S36.v ، 1671 | 41) : توقع '=' أو '<=' تسجيل الدخول احالة [9.2 (IEEE)].
الفنزويلية [addra_reg [12:4]] [addra_reg [3:0] * 2 : 2] <= 2'bx ؛
|
ncvlog : * هاء ، MISEXX (جيم : / NCSIM/unisims/RAMB16_S2_S36.v ، 1679 | 25) : توقع '=' أو '<=' تسجيل الدخول احالة [9.2 (IEEE)].
الفنزويلية [addra_reg [12:4]] [addra_reg [3:0] * 2 : 2] <= 2'bx ؛
|
ncvlog : * هاء ، MISEXX (جيم : / NCSIM/unisims/RAMB16_S2_S36.v ، 1679 | 41) : توقع '=' أو '<=' تسجيل الدخول احالة [9.2 (IEEE)].
الفنزويلية [addra_int [12:4]] [addra_int [3:0] * 2 : 2] <= 2'bx ؛
|
ncvlog : * هاء ، MISEXX (جيم : / NCSIM/unisims/RAMB16_S2_S36.v ، 1686 | 25) : توقع '=' أو '<=' تسجيل الدخول احالة [9.2 (IEEE)].
الفنزويلية [addra_int [12:4]] [addra_int [3:0] * 2 : 2] <= 2'bx ؛
|
ncvlog : * هاء ، MISEXX (جيم : / NCSIM/unisims/RAMB16_S2_S36.v ، 1686 | 41) : توقع '=' أو '<=' تسجيل الدخول احالة [9.2 (IEEE)].
doa_out <= # 100 الفنزويلية [addra_int [12:4]] [addra_int [3:0] * 2 : 2] ؛
|
ncvlog : * هاء ، EXPSMC (جيم : / NCSIM/unisims/RAMB16_S2_S36.v ، 1774 | 39) : توقع الفاصلة المنقوطة ('؛')[9.2.2 (IEEE)].
doa_out <= # 100 الفنزويلية [addra_int [12:4]] [addra_int [3:0] * 2 : 2] ؛
|
ncvlog : * هاء ، MISEXX (جيم : / NCSIM/unisims/RAMB16_S2_S36.v ، 1774 | 55) : توقع '=' أو '<=' تسجيل الدخول احالة [9.2 (IEEE)].
doa_out <= # 100 الفنزويلية [addra_int [12:4]] [addra_int [3:0] * 2 : 2] ؛
|
ncvlog : * هاء ، EXPSMC (جيم : / NCSIM/unisims/RAMB16_S2_S36.v ، 1780 | 42) : توقع الفاصلة المنقوطة ('؛')[9.2.2 (IEEE)].
doa_out <= # 100 الفنزويلية [addra_int [12:4]] [addra_int [3:0] * 2 : 2] ؛
|
ncvlog : * هاء ، MISEXX (جيم : / NCSIM/unisims/RAMB16_S2_S36.v ، 1780 | 5
<img src="http://www.edaboard.com/images/smiles/icon_cool.gif" alt="هادئ" border="0" />
: توقع '=' أو '<=' تسجيل الدخول احالة [9.2 (IEEE)].
الفنزويلية [addra_int [12:4]] [addra_int [3:0] * 2 : 2] <= dia_int ؛
|
ncvlog : * هاء ، MISEXX (جيم : / NCSIM/unisims/RAMB16_S2_S36.v ، 1787 | 22) : توقع '=' أو '<=' تسجيل الدخول احالة [9.2 (IEEE)].
الفنزويلية [addra_int [12:4]] [addra_int [3:0] * 2 : 2] <= dia_int ؛
|
ncvlog : * هاء ، MISEXX (جيم : / NCSIM/unisims/RAMB16_S2_S36.v ، 1787 | 3
<img src="http://www.edaboard.com/images/smiles/icon_cool.gif" alt="هادئ" border="0" />
: توقع '=' أو '<=' تسجيل الدخول احالة [9.2 (IEEE)].
ncvlog : استخدام الذاكرة -- 2.7M البيانات
ncvlog : استخدام وحدة المعالجة المركزية -- 0.0s 0.0s النظام المستخدم = 0.0s مجموع (0.5s ، 8.8 ٪ المعالج)
س 1.كيفية تجميع Xilinx ~ / unisim / *. ت ~ Xilinx / simprim / *. ت ~ Xilinx / CoreGen / ت *.
Q2.كيفية استخدام نموذج المحاكاة (Xilinx işe يولد) لمحاكاة (يريدون استخدام ncverilog / vcs لتوليد. fsdb)؟
Q3.هل هناك أي tutortial حول كيفية التحقق من صحة işe netlist (استخدام işe netlist قبل القيام سيم في nvverilog)؟