UART (1v8 و2v8) واجهة لXilinx Spartan3 -- ضرورة مساعدة

S

System.out

Guest
مرحبا ،

لقد وحدة واحدة أن اثنين من التشغيل UART ، UART1 هو 2V8 ، و3V تسامحا.UART2 هو 1V8.أريد أن واجهة هذه UART إلى Spartan3 إف بي جي إيه ، والذي أعتقد أنني / الإخراج الإشارات [0.. 3.3 الخامس].

هل أنا بحاجة إلى جهاز الإرسال والاستقبال للتبديل المستويات؟هل يمكن أن يوصي لي مرجع واحد؟

شكرا

 
نلقي نظرة على الأجزاء فيرتشايلد مثل FXLP34.هذه الأجهزة لديها اثنين من المسامير السلطة ويمكن أن تترجم بين الكثير من الجهد مستويات مختلفة.

شيء واحد لمشاهدة لهو ما إذا كان UART تتوقع قناة الإرسال لقلب إشارة.على سبيل المثال ، تحتوي على واجهة RS232 جيم العاكسون المنطق.ولذلك إذا كان المعيار هو لقلب إشارة ، يجب أن يشمل هذا انعكاس في تحديدك مترجم.

وإف بي جي إيه المتقشف والمنطق مقسمة الى البنوك.كل بنك يمكن أن يكون الإدخال / الإخراج مختلفة مصدر الطاقة
، وأنا مختلفة / الإخراج القياسية.إذا كان لديك الكلور ليست مفتعلة
، وبعد لديك الكثير من حرية تعيين دبابيس ، هل يمكن تحقيق واحد UART إلى بنك 3.0V وUART الأخرى إلى بنك 1.8V.ثم حتى لو كانت قناة يتطلب قلب ، هل يمكن دمج هذه العاكسون في إف بي جي إيه و لا تتطلب مستوى التحول على الإطلاق.

إذا كان لديك الكلور هو بالفعل القيام به ، أو كنت لا تملك السيطرة على المسامير التي سوف تستخدم لربط مستوى ثم تحول أو رقائق مترجم سيكون مطلوبا.

 
مرحبا بانجو ،

شكرا لمساعدتكم.لقد ألقيت نظرة على المتقشف - 3 دليل...واعتقد ان كنت تتحدث عن دبابيس VREF.يذكر الدليل :

رمز :بالبساطة - 3 أجهزة مصممة لدعم واتسمت

أنا معينة / الإخراج المعايير عندما VREF متصلا

1.25 الخامس ، 1.10 الخامس ، 1.00 الخامس ، 0.90 الخامس ، 0.80 الخامس ، وخامسا 0.75
 
فمن الممكن أن بسيطة المقاوم تسلسلي على أعلى trasmiter الجهد سوف يكون كل ما تحتاجه.إذا كان طول الاتصال وسرعة transmisión ليست مرتفعة جدا.

مكررا

 
مرحبا ،

VREF ليس سوى جزء من المشكلة.المعايير التي واجهة استخدام مدخلات التفاضلية استخدام VREF الجهد لضبط مستوى التحول.معايير العضوية واحد لا تستخدم VREF ويمكنك فعلا استخدام هذه المسامير والإضافي الأول / O.
جنبا إلى جنب مع VREF ، لديك لإعداد صحيح VCCO لكل مصرف.على سبيل المثال ، إذا كنت تريد تشغيل SSTL1.8 على البنك هذا هو الفارق الأول / الإخراج القياسية مع 1.8V VCC و0.9V VREF.عليك ان تحصل على كل من هذه لحملها على العمل.

من ورقة البيانات Xilinx ، يمكنك تحديد VREF وVCCO متطلبات كل معيار واجهة.وبعض المعايير يمكن أن تكون واجهة مختلطة داخل البنك نفسه لأن VREF وVCCO متطلبات لا الصراع.على سبيل المثال LVCMOS2.5 وSSTL2.5.

مرة أخرى ، منذ منتداك ما يحدث بالفعل ، وربما كنت بحاجة إلى مترجم من أجل التنقيح الحالي.

 

Welcome to EDABoard.com

Sponsor

Back
Top