7 الجزء

M

MSRA

Guest
كيف لعرض 16 بت ثنائية على عدد سبعة الجزء....؟دون استخدام mcu

 
هل أنت على التخطيط عرض عشري في شكل ثنائي أو باستخدام الشكل (أي حرف واحد في كل واحدة 7 الجزء عرض).....

 
MSRA كتب :

كيف لعرض 16 بت ثنائية على عدد سبعة الجزء....؟
دون استخدام mcu
 
A. أناند سرينيفاسان يقول :

هل أنت على التخطيط عرض عشري في شكل ثنائي أو باستخدام الشكل (أي حرف واحد في كل واحدة 7 الجزء عرض).....
 
لقد حاولت أن تجعل من قبل.

تحتاج أولا إلى تغيير ثنائية التفكيك الوسيطي القاعدي الذي ليست مهمة سهلة لعدد كبير من بت (تحتاج لتصحيح لlsb الدائرة وبعد ذلك إلى ارتفاع بت وغير ذلك).

اعتقد ان mcu هو أسهل الطرق ، كما هو الحال في كثير من الحالات التي تعرض هذا هو جزء صغير من نظام أكبر.وهذا هو السبب الذي جعلني لوقف جعله من دون mcu.

(أنا افترض أنك تعرض المترجمة لا.في شكل عشري)
الماضي الذي حرره من أربعة يوم 19 يوليو 2007 14:33 ؛ تحرير 1 مرة في المجموع

 
وأيضا يمكن أن تقول لي ش طريقة لجعل حلبة لتصحيح ما lsb 'sش ذكر......
إذا كان لديها أي ش التخطيطي
ل
 
حسنا كما يحلو لك ، ولكن أعتقد أنه سيكون في حاجة الى جهاز programmble بأي شكل من الأشكال لأن الحلبة n't بسيطة.

إذا كنت أكتب ما يعادل المترجمة من لاءات 10 حتي 15 ستجد إما 2nd و4th بت هي simultenously 1 (عالية) أو 3rd و4th هي simultenously 1 (عالية) ، حتى في هذه الظروف يمكن أن تستخدم للكشف عن أي أن هذه التفكيك الوسيطي القاعدي.من الخطأ والتصحيح الدائرة في هذه الحالة يجب إضافة 1 إلى 4 - التفكيك الوسيطي القاعدي المقبل بت وتصحيح الماضي 4 - بت.

التصحيح يتم عن طريق إضافة 6 (0110) لغير صالح التفكيك الوسيطي القاعدي 4 - بت ، وكانت النتيجة 1 سيكون في 5th بت (بوصفها وحمل) والذي يلزم - النحو المذكور إلى أن تضاف إلى المقبل 4 - بت) كما يمكنك أن تختتم هذه من قائمة باطلة لا).

وهنا خطأ آخر ويبدأ في الظهور عندما مضيفا ثنائي لا.0110 فإن 1st التفكيك الوسيطي القاعدي 4 بت أي مشكلة (وهذه الطريقة هي تصحيح) المقبل ولكن التفكيك الوسيطي القاعدي
4 بت
1 التي تضاف هذه المشكلة قد يكون لها ، في نفس 2 coditions المستخدمة من قبل تطبيق
، بالإضافة إلى ظروف التي ather اذا هو نتيجة مضيفا 1 إلى 4 - بت 2nd لها تحمل resulatant 5 بت خطأ كما التفكيك الوسيطي القاعدي وكذلك لا بد من corrected.And هل ستطبق هذه التصويبات على كل بت من 4 وحتى الانتهاء من أي الأصلي) 16 بت)
، بالإضافة إلى تولد بت تشكل corrction العملية.علما بأن هناك.من بت لك في التفكيك الوسيطي القاعدي ل16 بت ثنائية لا is4 × (1 Integar للتسجيل (2 ^ 16)) = 20 بت.
إذا كنت لا تزال في حاجة التخطيطي سأقدم ما بعد ولكن كما تلاحظون هذا الأسلوب هو الوحيد المناسب لصغار ثنائي لا.

بعد أن تقوم بكل هذه التصويبات تستخدموا 5 × 7447 أو آخر جيم.
الماضي الذي حرره من أربعة يوم 22 يوليو 2007 12:03 ؛ تحرير (2) في مجموع مرات

 
yeeeh
ويبدو أن من الصعب بل انه في مرحلة ما بعد plz
قد تعطي فكرة أخرى..
لا أعرف أي ش جيم لتحويل 16 بت ثنائية على 4 أزواج من 4bit التفكيك الوسيطي القاعدي أو أي شيء يتصل به...؟

 
مرحبا MSRA ،

هل يمكن استخدام مجموعتين من يتعارض ، 16 بت ثنائية موازية تحميل بانخفاض
ومواجهة سلسلة من خمس متعاقب التفكيك الوسيطي القاعدي الذي يتعارض حتى نشارك
في نفس الساعة.كما ثنائية مضادة العد التنازلي ، والتفكيك الوسيطي القاعدي سوف يتعارض
العد.عندما تصل إلى صفر في مواجهة ثنائية التفكيك الوسيطي القاعدي فإن ما يعادل
وسيكون حاضرا في النواتج من التفكيك الوسيطي القاعدي يتعارض.
الامر بسيط ولكنه بطيء.

on1aag.

 
وانا آسف لأمرين ؛ 1st أنا في وقت متأخر من الرد (كنت مشغولة لفترة من الوقت) ، 2nd قلت إن 16 بت ثنائي لا.ما يعادل 24 بت أي التفكيك الوسيطي القاعدي.ولكنه يعادل 20 بت أي التفكيك الوسيطي القاعدي.
(1111 1111 1111 1111) ب = (6 5 5 3 5) د = (0110 0101 0101 0011 0101) التفكيك الوسيطي القاعدي
[accuratly كل بت لن يتجاوز 19]
وقلت ان ل1st 4 بت ثنائي سيكون لدينا فقط ولكن لديهم الشروط الثلاثة فإن الشرط الثالث هو عن ال 5 قليلا على سبيل المثال ((1 0000) = (ب) (1 6) د = (0001 0110) التفكيك الوسيطي القاعدي (
وأنا أوجه هذه ط م من طول الوقت حتى انسى تلك التفاصيل التي ذكرتها ، وأنا أيضا lsot التخطيطي لذلك سيعتمد مرة أخرى وبعد ذلك ولكن هذا سيستغرق وقتا للتأكد من من functionallity.

لكنني اعتقد ان تستخدم 2 يتعارض هو وسيلة جيدة وإن لم أكن أعرف كيف نحصل اضافية بت في مدونة التفكيك الوسيطي القاعدي.

 
ماذا عن استخدام 64Kx35 مدمج؟إطعام 16 بت في عدد مدمج معالجة ، وبعد ذلك ربط 35 نواتج مباشرة إلى الجزء دبابيس من خمسة أرقام (بالإضافة إلى بعض الحالية التي تحد من المقاومة).أو ، مع القليل من خارج الإبداع ، واستخدام 512Kx7 مدمج بالإضافة إلى عدد قليل من رقائق المكمل لمسح أرقام.

ماذا عن استخدام FPGA أو CPLD؟هل يمكن بعد ذلك في تصميم منطق فيريلوج أو VHDL.

 
انه من غير المسموح القيام...
وأيضا يمكن أن تقول لي إذا ش أ استخدام ثنائي لعملية التفكيك القاعدي الوسيطي المحول عند المدخل هو 8 بت ثنائي 154 اسمحوا يقول الناتج من جيم والتي هي في شكل التفكيك الوسيطي القاعدي هو التفكيك الوسيطي القاعدي من 154 ثم 12 بت من كل أربعة conytains قليلا من التفكيك الوسيطي القاعدي 1 ثم 5 ثم 4..
هل هو حقا؟

 
قراءة رقمية أساسيات توماس فلويد

 

Welcome to EDABoard.com

Sponsor

Back
Top